一码一肖100准-一码一肖个人心水-一码一肖免费资料

上海 江苏 浙江 安徽 PCB培训 联系我们
纬亚联系电话:0512-57933566
浅谈PCB的阻抗控制服务

联系我们

苏州昆山纬亚PCB生产基地联系方式
苏州昆山纬亚电子科技有限公司

公司地址:昆山市千灯镇善浦西路26号
公司电话Tel:0512-50139595
电子邮件Email: steven@pcbvia.com

首页  新闻动态  企业新闻浅谈PCB的阻抗控制

浅谈PCB的阻抗控制

发布时间:2011-10-13 00:00:00 分类:企业新闻

     随着电路日趋复杂和高速,如何保证各种信号(特别是高速信号)完整性,也就是保证信号质量,成为难题。此时,需要借助传输线理论进行分析,控制信号线的特征阻抗匹配成为关键,不严格的阻抗控制,将引发相当大的信号反射和信号失真,导致失败。常见的信号,如PCI总线、PCI-E总线、USB、以太网、DDR内存、LVDS信号等,均需要进行阻抗控制。阻抗控制最终需要通过实现,对板工艺也提出更高要求,经过与厂的沟通,并结合EDA软件的使用,我对这个问题有了一些粗浅的认识,愿和大家分享。
  多层板的结构:
  为了很好地对进行阻抗控制,首先要了解的结构:
  通常我们所说的多层板是由芯板和半固化片互相层叠压合而成的,芯板是一种硬质的、有特定厚度的、两面包铜的板材,是构成印制板的基础材料。而半固化片构成所谓的浸润层,起到粘合芯板的作用,虽然也有一定的初始厚度,但是在压制过程中其厚度会发生一些变化。
  通常多层板最外面的两个介质层都是浸润层,在这两层的外面使用单独的铜箔层作为外层铜箔。外层铜箔和内层铜箔的原始厚度规格,一般有0.5OZ、1OZ、2OZ(1OZ约为35um或1.4mil)三种,但经过一系列表面处理后,外层铜箔的最终厚度一般会增加将近1OZ左右。内层铜箔即为芯板两面的包铜,其最终厚度与原始厚度相差很小,但由于蚀刻的原因,一般会减少几个um。
  多层板的最外层是阻焊层,就是我们常说的“绿油”,当然它也可以是黄色或者其它颜色。阻焊层的厚度一般不太容易准确确定,在表面无铜箔的区域比有铜箔的区域要稍厚一些,但因为缺少了铜箔的厚度,所以铜箔还是显得更突出,当我们用手指触摸印制板表面时就能感觉到。
  当制作某一特定厚度的印制板时,一方面要求合理地选择各种材料的参数,另一方面,半固化片最终成型厚度也会比初始厚度小一些。下面是一个典型的6层板叠层结构:
  
  的参数:
  不同的印制板厂,的参数会有细微的差异,通过与嘉捷通厂技术支持的沟通,得到该厂的一些参数数据:
  表层铜箔:
  可以使用的表层铜箔材料厚度有三种:12um、18um和35um。加工完成后的最终厚度大约是44um、50um和67um。
  芯板:我们常用的板材是S1141A,标准的FR-4,两面包铜,可选用的规格可与厂家联系确定。
  半固化片:
  规格(原始厚度)有7628(0.185mm),2116(0.105mm),1080(0.075mm),3313(0.095mm ),实际压制完成后的厚度通常会比原始值小10-15um左右。同一个浸润层最多可以使用3个半固化片,而且3个半固化片的厚度不能都相同,最少可以只用一个半固化片,但有的厂家要求必须至少使用两个。如果半固化片的厚度不够,可以把芯板两面的铜箔蚀刻掉,再在两面用半固化片粘连,这样可以实现较厚的浸润层。
  阻焊层:
  铜箔上面的阻焊层厚度C2≈8-10um,表面无铜箔区域的阻焊层厚度C1根据表面铜厚的不同而不同,当表面铜厚为45um时C1≈13-15um,当表面铜厚为70um时C1≈17-18um。
  导线横截面:
  以前我一直以为导线的横截面是一个矩形,但实际上却是一个梯形。以TOP层为例,当铜箔厚度为1OZ时,梯形的上底边比下底边短1MIL。比如线宽5MIL,那么其上底边约4MIL,下底边5MIL。上下底边的差异和铜厚有关,下表是不同情况下梯形上下底的关系。
  
  介电常数:半固化片的介电常数与厚度有关,下表为不同型号的半固化片厚度和介电常数参数:
  
  板材的介电常数与其所用的树脂材料有关,FR4板材其介电常数为4.2—4.7,并且随着频率的增加会减小。
  介质损耗因数:电介质材料在交变电场作用下,由于发热而消耗的能量称之谓介质损耗,通常以介质损耗因数tanδ表示。S1141A的典型值为0.015。
  能确保加工的最小线宽和线距:4mil/4mil。
阻抗计算的工具简介:
  当我们了解了多层板的结构并掌握了所需要的参数后,就可以通过EDA软件来计算阻抗。可以使用Allegro来计算,但这里我向大家推荐另一个工具Polar SI9000,这是一个很好的计算特征阻抗的工具,现在很多印制板厂都在用这个软件。
  无论是差分线还是单端线,当计算内层信号的特征阻抗时,你会发现Polar SI9000的计算结果与Allegro仅存在着微小的差距,这跟一些细节上的处理有关,比如说导线横截面的形状。但如果是计算表层信号的特征阻抗,我建议你选择Coated模型,而不是Surface模型,因为这类模型考虑了阻焊层的存在,所以结果会更准确。下图是用Polar SI9000计算在考虑阻焊层的情况下表层差分线阻抗的部分截图:
  
  由于阻焊层的厚度不易控制,所以也可以根据板厂的建议,使用一个近似的办法:在Surface模型计算的结果上减去一个特定的值,我建议差分阻抗减去8欧姆,单端阻抗减去2欧姆。

来源:浅谈PCB的阻抗控制

浏览"浅谈PCB的阻抗控制"的人还关注了

版权所有:昆山纬亚电子科技有限公司      技术支持:
2020澳门合彩开彩结果查询-澳门今晚六彩资料-澳门六彩资料大全-澳门六和合资料网站 澳门六和合开奖结果直播835577-澳门今晚六彩资料开马-澳门六彩资料大全-澳门六彩资料开奖记录 电玩棋牌游戏送30元-棋牌游戏平台送20-棋牌游戏下载送88现金-能赚钱棋牌游戏平台-打鱼棋牌游戏平台 最佳倍投方案稳赚带图-连挂也稳赚的倍投-大小单双计划软件 横财富48111看图解码-8686123创富论坛-创富论坛258811con-3439创富论坛管家婆 鬼谷子神算67850-鬼谷子神算论坛-04988鬼谷子-鬼谷子神算04988-13868鬼谷子论坛